فيريلوج الرقمية محاكاة الدوائر الإلكترونية

فيريلوج الرقمية محاكاة الدوائر الإلكترونية

Jump to TINA Main Page & General Information 

يتضمن TINA أيضًا محرك محاكاة فيريلوج رقميًا قويًا. ميزة Verilog مقارنة مع VHDL أنه من السهل التعلم والفهم ، ولكن هناك المزيد من الميزات في VHDL.

يمكن لـ TINA ترجمة نماذج Verilog والمكونات الرقمية الأخرى إلى رمز VHDL يمكن توليفه ، وباستخدام برنامج Webpack الخاص بـ Xilinx ، يمكنك إنشاء ملف دفق البت الذي يصف تنفيذ التصميم ثم تحميله على رقائق Xilinx FPGA.

تقارن الدائرة التالية نفس دائرة الأفعى الكاملة باستخدام VHDL و Verilog.
فيريلوج الرقمية المحاكاة ، صورة 1

الجزء التخطيطي هو نفسه ، فقط الرموز في وحدات الماكرو مختلفة.

يمكنك النقر نقرًا مزدوجًا فوق وحدات VHDL أو وحدات Verilog والضغط على Enter Macro للاطلاع على التفاصيل الكاملة وتعديل الرمز إذا كنت ترغب في ذلك:

الأجزاء الأساسية متشابهة جدا:

VerilogVHDL
assign S = A ^ BS <= (A xor B)
assign C = A & BC <= (A and B)
في حالة تشغيل "تحليل التوقيت الرقمي" من قائمة "التحليل". سيظهر المخطط التالي:

يمكنك أن ترى أن إشارات الإخراج من كلا النموذجين هي بالضبط نفس ..