IBIS simulacija

IBIS simulacija

Jump to TINA Main Page & General Information 

IBIS simulacija

IBIS (Specifikacija informacija ulaznog / izlaznog međuspremnika) je metoda za pružanje informacija o modeliranju ulaznih / izlaznih bafera integriranih krugova. Dobra stvar kod IBIS modela je u tome što su oni često dostupni čak i za uređaje gdje proizvođači iz bilo kojeg razloga ne mogu dobiti kompletne modele uređaja (npr. Složenost, vlasnička zaštita informacija itd.).

Jedna od najpopularnijih upotreba IBIS modela je analiza integriteta signala, uključujući usklađivanje impedancije i još mnogo toga.

TINA trenutno podržava najrašireniju verziju IBIS 4.2.

U TINA-i možete pretvoriti IBIS modele u TINA Spice makronaredbe i zatim ih koristiti u bilo kojim krugovima u TINA-i. Također možete dovršiti pojednostavljene modele digitalnih uređaja - npr. MCU s IBIS modelima - kako bi bolje opisali njihovo analogno ponašanje.

U nastavku ćemo prikazati korištenje IBIS modela na primjeru fiksiranja integriteta signala između Texas Instruments TMS320C6748 DSP i ADS1259 delta-sigma ADC.

odabrati Datoteka / Uvoz / IBIS datoteka (* .ibs), Izaberi c6748zce.ibs iz < TINA imenik >\ Primjeri \ Ibis.

Prikazat će se sljedeći dijalog. U ovom dijaloškom okviru možete odabrati model za uvoz.

Sada odaberite SPI1CLK_GP213 signala, PBFZP18LL_X50_PI_3P3 model (ćelija je radila na 3.3V bez povlačenja ili padajućeg) Vrsta vrijednost.

Pritisnite OK. IBIS model se automatski pretvara u Spice makro.

IBIS, slika 2

SPI1CLK_GP213 je glavni satni signal takta TMS320C6748 čipa za pogon SPI takta ulaza AD konvertera, Texas Instruments ADS1259.

odabrati Datoteka / Uvoz / IBIS datoteka (* .ibs), Izaberi ads1259.ibs iz < TINA imenik >\ Primjeri \ Ibis.

Prikazat će se sljedeći dijalog. U ovom dijaloškom okviru možete odabrati model za uvoz.

Sada odaberite SCK ulazni signal, DIN_PD_3 model i maksimum vrijednost (za 3.3V DVDD naponsko područje).

Pritisnite OK. IBIS model se automatski pretvara u Spice makro.

Spojite DSP I / O međuspremnik na ulaz ADC-a s prijenosnim vodom bez gubitaka.

Dodajte izvor napajanja i generator napona za stvaranje signala sata DSP strane. Postavite naponske igle za simulaciju na signalne čvorove.

Parametre prijenosne linije podešavamo na nekoliko inča mikrostrip traga usmjerenog na četiri sloja PCB-a. Time se dobiva cc. 500ps kašnjenje i 90 Ohm karakteristična impedancija.

Datoteka od <TINA katalog> Primjeri IBIS Odgovarajuće impedancije TMS320C6748.TSC spreman je za uporabu.

Sada kliknite Analiza, Prolazno.

DSP prenosi SPI taktni signal gdje neusklađenost impedancije stvara refleksije. Rezultat pokazuje refleksije stvorene impedancijskim neusklađenostima u ovoj simulaciji kruga.

Na strani ADC-a (pin EoTL) napon je iznad tla i napona napajanja, što krši apsolutnu maksimalnu vrijednost digitalnog ulaza.

Da bi se izbjeglo ispod i nadilazilo na kraju linije treba uskladiti izlaznu impedanciju vozača s impedancijom traga umetanjem otpornika između izlaza i traga.

Neka nam mjesto 100 in otpornik u seriji sada s izlazom.

Ponovo pokrenite Transient Analysis i usporedite rezultate kopiranjem važnih krivulja.

Sada možemo vidjeti da je korištenje IBIS modela za razumijevanje i pronalaženje kritičnih problema sa simulacijom pomoglo u rješavanju ovog problema.