IBIS 시뮬레이션

IBIS 시뮬레이션

Jump to TINA Main Page & General Information 

IBIS 시뮬레이션

IBIS (입력 / 출력 버퍼 정보 사양) 는 집적 회로의 입 / 출력 버퍼에 관한 모델링 정보를 제공하는 방법입니다. IBIS 모델에 대한 좋은 점은 어떤 이유 (예 : 복잡성, 독점 정보 보호 등)로 인해 제조업체에서 완전한 장치 모델을 사용할 수없는 경우에도 종종 사용할 수 있다는 것입니다.

IBIS 모델의 가장 보편적 인 용도 중 하나는 임피던스 정합을 포함한 신호 무결성 분석입니다.

TINA는 현재 가장 널리 사용되는 IBIS 4.2 버전을 지원합니다.

TINA에서는 IBIS 모델을 TINA로 변환 할 수 있습니다. Spice TINA의 모든 회로에서 사용할 수 있습니다. IBIS 모델이있는 MCU와 같은 간단한 디지털 장치 모델을 완성하여 아날로그 동작을보다 잘 설명 할 수도 있습니다.

다음은 텍사스 기기 TMS320C6748 DSP와 ADS1259 델타 - 시그마 ADC 사이의 신호 무결성을 고정하는 예제를 통해 IBIS 모델을 사용하는 방법을 보여줍니다.

고르다 파일 / 가져 오기 / IBIS 파일 (* .ibs), 고르다 c6748zce.ibs ~에서 < 티나 디렉토리 >\ 예제 \ IBIS.

다음 대화 상자가 표시됩니다. 이 대화 상자에서 가져올 모델을 선택할 수 있습니다.

지금 선택하십시오. SPI1CLK_GP213 신호, PBFZP18LL_X50_PI_3P3 모델 (풀업 또는 풀다운없이 3.3V에서 작동하는 셀) 및 일반 값 집합.

확인을 누릅니다. IBIS 모델은 자동으로 Spice 매크로.

IBIS, 이미지 2

SPI1CLK_GP213는 TMS320C6748 칩의 마스터 구성 직렬 클럭 신호로, AD 컨버터 인 Texas Instruments ADS1259의 SPI 클럭 입력을 구동합니다.

고르다 파일 / 가져 오기 / IBIS 파일 (* .ibs), 고르다 ads1259.ibs ~에서 < 티나 디렉토리 >\ 예제 \ IBIS.

다음 대화 상자가 표시됩니다. 이 대화 상자에서 가져올 모델을 선택할 수 있습니다.

지금 선택하십시오. SCK 입력 신호, DIN_PD_3 모델 및 최대 값 (3.3V DVDD 전압 범위).

확인을 누릅니다. IBIS 모델은 자동으로 Spice 매크로.

무손실 전송 라인을 사용하여 DSP I / O 버퍼를 ADC의 입력에 연결하십시오.

전원 및 전압 발생기를 추가하여 DSP 측의 클럭 신호를 생성하십시오. 시뮬레이션을위한 전압 핀을 신호 노드에 배치하십시오.

전송선 파라미터를 4 층 PCB에 라우팅 된 마이크로 스트립 트레이스의 수 인치에 맞 춥니 다. 이것은 참조를 만듭니다. 500ps 지연 및 90 Ohms 특성 임피던스.

파일 출신 <TINA 디렉토리> \ Examples \ IBIS \ TMS320C6748.TSC의 임피던스 매칭 사용할 준비가되었습니다.

이제 Analysis, Transient를 클릭하십시오.

DSP는 임피던스 불일치가 반사를 생성하는 SPI 클럭 신호를 전송합니다. 결과는이 회로 시뮬레이션에서 임피던스 불일치로 인해 생성 된 반사를 보여줍니다.

ADC 측 (핀 EoTL)에서 전압은 접지 및 전원 전압 이상으로 디지털 입력의 절대 최대 정격을 위반한다.

라인 끝에서 언더 슈트와 오버 슈트를 피하려면 출력과 트레이스 사이에 저항을 삽입하여 드라이버의 출력 임피던스를 트레이스 임피던스에 일치시켜야합니다.

출력과 함께 100 Ω 저항을 직렬로 배치합시다.

과도 전류 분석을 다시 실행하고 중요한 곡선을 서로 복사하여 결과를 비교하십시오.

이제 IBIS 모델을 사용하여 시뮬레이션과 관련된 중요한 문제를 이해하고 발견하는 것이이 문제를 해결하는 데 도움이되었음을 알 수 있습니다.