10. 밸런스드 입력 또는 출력이있는 앰프

CURRENT – 10. 밸런스 입력 또는 출력이있는 증폭기

밸런스드 입력 또는 출력이있는 앰프

지금까지 본문에서 제시된 연산 증폭기 시스템은 소스의 한쪽이 접지 된 전압에 의해 구동된다. 수많은 연산 증폭기 애플리케이션은 균형 잡힌 전압을 처리해야한다. 즉, 전압 소스의 어느 쪽도 접지 될 수 없습니다. 연산 증폭기는 평형 입력을 접지 (또는 불평형) 출력으로 변환 할 때 유용합니다.

 

밸런스드 입력 또는 출력, 연산 증폭기가있는 증폭기

 

연산 증폭기, 연산 증폭기, 회로 시뮬레이션

연산 증폭기, 연산 증폭기, 회로 시뮬레이션

그림 44은 밸런스 입력 및 출력의 다양한 구성을 보여줍니다. 이러한 구성은 두 개의 발란스 분산 방법, 즉 2 개의 연산 증폭기를 직렬 연결하는 방법을 사용합니다.

예를 들어 그림 44 (b)에 표시된 구성에서 if vin 하이 임피던스 소스에서 공급되는 경우, 5kΩ 저항은 더 이상 유용하지 않습니다. 바이어스 전류는 각 앰프에서 밸런싱되지 않을 수 있습니다. 그러나 두 입력 증폭기의 불균형 바이어스 전류로 인한 동일한 오프셋의 영향은 서로 상쇄되어야합니다. 그림에 표시된 대체 배열은이 문제를 방지합니다.