Verilog А жана AMS келин

Verilog А жана AMS келин

Jump to TINA Main Page & General Information 

Бүгүн электрондук схемаларды жана түзмөк моделин сүрөттөө үчүн өтө көп колдонулат тили болуп саналат Spice netlist формат (1973). Бирок Spice netlists көп окуу жана түшүнүү кыйын болсо, алар инженерлер моделдерди жана окшош түзүүдө керек программалоо тилдердин functionalities көп жетишпейт.

салыштырмалуу жаңы Verilog-A тили (1995) бир синтаксис сыяктуу программалоо тили стили C окула менен башкача ыкма менен камсыз кылууда. Ошентип Verilog-A ылайыктуу болуп саналат SPICE райондук топологиялар тааныткан netlists.

аналогдук жана санариптик компоненттерин да камтыган, электроника район баяндаган дагы бир татаал ыкмасы Verilog-AMS тили болуп саналат. Жогоруда байкагандай, Verilog-AMS гана санариптик Verilog нукура аналогдук Verilog менен узартылышы бир туунду А жана аналогдук жана санариптик бөлүктөрүнүн байланыштуу үчүн иштей.

Тина түзмөк китепканаларынын көбү бар Spice netlist формат. Бирок буга чейин Verilog-А жана Verilog-AMS түрдө импорт моделдери жана жер ТИНА макросторун менен түзө аласыз. Сиз Тина боюнча ExamplesVerilog А куржунунда бир нече тил мисалдарды, аппарат моделдерин, районго, таба аласыз.

Verilog-AMS мисал:

Төмөнкү райондук бир Digital Analog Converter (DAC) Serial Сырткы Interface (Элиза) жана санариптик Элиза signal.The DAC моделин түзүүдө сыноо слесардык макро менен Макро Verilog AMS аныкталат камтыйт. Кызыктуусу, сол жагында сыноо слесардык башка HDLs аралаштырып мисалы VHDL жазылган, бирок бул жерде биз укугунда Verilog AMS макро топтолот. Бул райондук (DAC VAMS.TSC) Тина боюнча EXAMPLESVerilog AMS папкасында киргизилген.

Сиз DAC Макро кош чыкылдатуу жана Макро баскычын басып, анда Тина сиз DAC моделдин Verilog AMS коду көрө алабыз.

кодексинин бир бөлүгү төмөндө көрсөтүлгөн:

Биз кодексинин толук талдоо барып, жок болот. Биз жогоруда көрсөтүлгөн биринчи бөлүгүндө, DA Verilog модулу аналогдук сигналга сериялык белги айлантат (VOUTA) экенин көрсөтүп келет.

ылдый жакта (Тина сен ошол жерде ылдый жылдырып болот) көрсөтүлгөн макро жылдын акырына карата абал боюнча, DA модулу деп аталат жана белги жөнөкөй opamp жана Verilog А көрсөтмөлөрдү колдонуу менен RC чыпка менен шартталган. Ошондой эле төмөндө коду үзүндүсүндө Конденсаторго аныктама көрө алабыз.