Verilog А жана AMS келин

Verilog А жана AMS келин

Jump to TINA Main Page & General Information 

Бүгүн электрондук схемаларды жана түзмөк моделин сүрөттөө үчүн өтө көп колдонулат тили болуп саналат Spice netlist формат (1973). Бирок Spice netlists көп окуу жана түшүнүү кыйын болсо, алар инженерлер моделдерди жана окшош түзүүдө керек программалоо тилдердин functionalities көп жетишпейт.

салыштырмалуу жаңы Verilog-A тили (1995) бир синтаксис сыяктуу программалоо тили стили C окула менен башкача ыкма менен камсыз кылууда. Ошентип Verilog-A ылайыктуу болуп саналат SPICE райондук топологиялар тааныткан netlists.

Аналогдук жана санариптик компоненттерди камтыган электрондук схеманы сүрөттөөнүн андан да татаал ыкмасы - Verilog-AMS тили. Жогоруда байкалгандай, Verilog-AMS таза аналогдук Verilog A менен аналогдук жана санарип бөлүктөрдү туташтыруучу интерфейс менен кеңейтилген таза санарип Верилогдун туундусу.

Тина түзмөк китепканаларынын көбү бар Spice netlist форматы. Бирок сиз буга чейин моделдерди түзүп, импорттой аласыз жана TINA макросторун Verilog-A жана Verilog-AMS форматында жайгаштырсаңыз болот. Сиз бир нече тил мисалдарын, түзмөк моделдерин жана схемаларын таба аласыз Мисалдар\HDL\Verilog-A жана Мисалдар\HDL\Verilog-AMS TINA папкалары.

Verilog-AMS мисал:

Төмөнкү райондук бир Digital Analog Converter (DAC) Serial Сырткы Interface (Элиза) жана санариптик Элиза signal.The DAC моделин түзүүдө сыноо слесардык макро менен Макро Verilog AMS аныкталат камтыйт. Кызыктуусу, сол жагында сыноо слесардык башка HDLs аралаштырып мисалы VHDL жазылган, бирок бул жерде биз укугунда Verilog AMS макро топтолот. Бул райондук (DAC VAMS.TSC) Тина боюнча EXAMPLESVerilog AMS папкасында киргизилген.

Сиз DAC Макро кош чыкылдатуу жана Макро баскычын басып, анда Тина сиз DAC моделдин Verilog AMS коду көрө алабыз.

 кодексинин бир бөлүгү төмөндө көрсөтүлгөн:

Биз кодексинин толук талдоо барып, жок болот. Биз жогоруда көрсөтүлгөн биринчи бөлүгүндө, DA Verilog модулу аналогдук сигналга сериялык белги айлантат (VOUTA) экенин көрсөтүп келет.

Жогоруда көрсөтүлгөн макростун аягында (TINAда сиз ылдый сыдырсаңыз болот), DA модулу чакырылат жана сигнал Verilog A нускамаларын колдонуу менен жөнөкөй опамп жана RC чыпкасы менен жылмаланат. Ошондой эле жогорудагы код фрагментинде конденсатордун аныктамасын көрө аласыз.

    X
    кабыл алуу DesignSoft
    эгер муктаждык туура өндүрүм же зарыл колдоо таппай кандай гана жардам болбосун, баарлашууга мүмкүнчүлүк берет.
    wpChatIcon