Kas naujo

Kas naujo

TINA v12:

v12 Dec 12, 2018

Kas yra TINA ir TINACloud?

TINA v12 ir TINACloud v2 naujos funkcijos Video

  • 32 bitų ir 64 bitų versija
  • Galios išsklaidymo ir efektyvumo skaičiavimas
  • IBIS modelio importas ir analizė
  • Integruotas žymeklio ekranas diagramos lange
  • Žymekliu rodomos visos kreivės pereinamosiose diagramose
  • Sintaksės paryškinimas Spice ir HDL redaktoriai
  • HDL bibliotekos sudarymas ir valdymas
  • Pasaulinis parametrų žingsnis
  • Patobulintas RF komponentų įdėjimo dialogas
  • S parametro vedlys
  • Spice valdymo komandų redaktorius (.AC, .DC, .NOISE, .TRAN)
  • PSpice formatuoti skaitmeninius blokus
  • veikia Spice modeliavimas iš komandinės eilutės (išorinis įrankis netlist formatui)
  • TINA paleidimas iš komandų eilutės (.TSC formatas)
  • Išsaugokite paskutinius virtualių instrumentų nustatymus
  • Automatinis išėjimų atskyrimas diagramos lange
Konvergencijos gerinimas
  • Automatinis konvergavimas (automatinis konvergencijos problemų sprendimas su sistemos ar vartotojo nustatytais skirtingais parametrų rinkiniais)
  • Laikinasis modeliavimas su nulio pradine įtampa, jei eksploatavimo skaičiavimas nepavyksta
Nauji įrenginių modeliai
  • Nauji Delta-Sigma ADC įrenginiai
  • BSIM3V3.2 modelis
  • GaAs įrenginiai
  • „GaN“ įrenginiai
Išplėstinė MCU pagalba
  • Daugiau nei nauji „500 MCU“, „1400 MCU“
  • PIC16 mikrovaldikliai (222 įrenginiai)
  • STM32 F4, F7 mikrokontrolerio palaikymas (227 įrenginiai)
  • PIC18, PIC32 CAN sąsajos palaikymas
  • „Texas Instruments Tiva C“ serijos TM4C123x „Cortex-M4“ mikrokontrolerio palaikymas („51“ įrenginiai)
  • MCP23S17 I / O išplėtimo palaikymas
  • „Texas Instruments Sitara AM3358“ procesoriaus palaikymas
  • Serijos monitoriaus langas, skirtas serijiniam ryšiui stebėti
Kitos naujos funkcijos
  • Vertimo žodžiu funkcijos standartinių komponentų vertėms (E serija)
  • Nustatykite pasaulinį parametrą kaip DC perdavimo skaičiavimo įvestį
  • Pridėkite komentarų prie įrankio įvesties parametrų
  • Spartusis klavišų redaktorius - nustatyti pasirinktinius sparčiuosius klavišus
  • Jei simuliacija nutraukiama, rodyti dalinį trumpalaikio modeliavimo rezultatą
  • Pažangios analizės valdymo nuorodos
PCB dizainas
  • Autobusų jungtis
  • Perdavimo linijos dizainas (Diferencinė pora)
  • Blokų kartojimas (makro blokų kopija)
TINACloud
  • Scheminis redaktorius pagrindiniame lange
  • Iš karto išsaugoti visus grandinės pakeitimus
  • Virtualios priemonės
  • Pažangios analizės valdymo nuorodos
  • PCB dizainas

TINA v11:

v11.2 Dec 15, 2017
  • D klasės stiprintuvai su Stereo atkūrimo galimybėmis
  • Išplėstinė „Arduino“ biblioteka ir taikymo pavyzdžiai („Mega“, „Micro“, „Mini“, „Nano“, „Uno“)
  • 124 + nauji AVR MCU modeliai
  • Atmel Studio C kompiliatoriaus integracija
  • Nauji „Sigma-Delta“ keitikliai
  • Daiktų interneto sąsaja ir pavyzdžiai
  • 2 linijos LCD ekranas
  • Išplėstinė streso analizė spice makrokomandos
  • Apskaičiuoti skaičiavimus tam tikrai kreivių daliai
  • Diagramų eksportas CSDF failo formatu (bendras modeliavimo duomenų formatas)
  • Nauji klavišai, skirti lengviau naudoti
  • Visuotinis parametrų keitimas su Vertėja
  • Atšaukti scheminio simbolio redaktoriuje

TINA v11.2 naujienų vaizdo įrašai

v11.1 gegužės 05, 2017
  • Pagerintas „Arduino“ palaikymas
  • Atšaukti / redaguoti schemos simbolių redaktoriuje
  • Vektorinė diagrama keliais analizės režimais (lokuso diagrama)
  • Nepilnametis spice sintaksės plėtiniai
  • Nauji delta-sigmna AD keitikliai
  • Nauji „Infineon“ RF tranzistoriai
v11.0 Dec 09, 2016
  • 8,000 + naujos dalys, įskaitant galios elektronikos prietaisus
  • „SystemC“ palaikymas
  • „SystemC“ sukurkite skaitmeninius filtrus ir paleiskite „TINA“
  • Pridėti MCU sistemoje SystemC į TINA
  • Infineon dizaino aplankas su pramoniniu dizainu
  • Pramoninė galia, apšvietimas, variklio valdymo taikymas
  • XMC mikrovaldikliai ir taikymo grandinės
  • Nemokamos XMC kodų generavimo platformos DAVE palaikymas.
  • Efektyvumas, vidutinė vertė ir dažnio matuokliai
  • Analizės valdymo nuorodos
  • Išplėstinė makro redagavimas
  • SAR ir Sigma-Delta ADC
  • DAC su SPI
  • I2C, SPI magistralės modeliavimas
  • PM autobusas, SM autobusų modeliavimas ir monitoriai
  • Pereinamojo triukšmo analizė
  • Laikinas triukšmo generatorius
  • Iššokantis tekstas
  • BSIM4 modelis
  • „Microchip XC8“ kompiliatorių palaikymas
  • „MATRIX FLOWCODE 7“ palaikymas
  • „Arduino“ palaikymas
  • Išmanioji viela
  • Patobulintas I / O priskyrimas
  • „Fourier“ spektro apdorojimas
  • Diagramų eksportas CSD formatu (bendrojo modeliavimo duomenų failas)
  • Išplėstinė parinktis „Prisiminti diagramos nustatymus“, išsaugota su grandine

PCB dizainas

  • Importavimas į „3D“ korpuso modelius pramonės standartiniais formatais
  • PCB dizaino vizualizavimas su korpusais 3D
  • PCB eksportavimas su korpusu pramonės standartiniais formatais
  • „3D“ spausdintuvo palaikymas
  • Pėdų atspaudų importavimas 2D ir 3D standartiniuose pramonės formatuose

TINA v10:

v10.2 Dec 08, 2015
  • "Windows 10" suderinamumas
  • Iššokantis tekstas
  • Sisteminio redaktoriaus ir diagramos lango turinio eksportavimas png ir gif formatu
  • „gif“ ir „png“ vaizdų importavimas schemoje
  • Nauji temperatūros pakėlimo režimai: logaritminis ir sąrašas
  • Tiesioginė s1p / s2p failų apkrova į S parametrų įrenginį (1 2 prievadai)
  • Numatytasis terminalų užsakymas gali būti modifikuotas „New Macro Wizard“ dialogo režimu „Autoshape“
  • Padidinti ir priartinti palaikymą scheminiame jutiklinių ekranų redaktoriuje

Diagramos langas

  • Patobulintas diagramos nustatymų išlikimas. Diagramos „prisimins“ jūsų paskutinius ašies nustatymus, jei nustatoma „Options.Remember diagramų nustatymai“.
  • Nauja daugiapakopė „Zoom out“ funkcija
  • Dabar matomų atskirtų kreivių skaičių galima pakeisti paspaudus „Shift“ spustelėdami slinkties aukštyn / žemyn mygtuką

PCB dizainas

  • Išplėstiniai DRC izoliavimo parametrai
  • Individualūs izoliacijos nustatymai ir Z užsakymas vario formoms
v10.1. 30 Jan 05, 2015
  • Naujas makrokomandos vedlio puslapis leidžia keisti numatytąjį kaiščių pavadinimą ir (arba) padėtį, kai automatinio formavimo režimas yra pasirinktas Spice makro
  • Naujas analizės režimas: paketinis modeliavimas (analizė.Skirstyti modeliavimas…)
  • Funkcijos (ne tik skaičiai) yra palaikomos a Spice LENTELĖS funkcija (pvz., LENTELĖ TABLE), nauja spice funkcijos: Grindys, CEIL, VALSTYBĖ
  • Galimybė išsaugoti suspaustus TSC failus („View.Options…“)
  • Įdėtos „sweep“ parinktis DC perdavimo charakteristikų režime
  • Spice modelio palaikymas „Verilog A“ dizainuose
v10.0.50 birželis 23, 2014
  • Greitesnis MCU modeliavimas, realiu laiku atliekamas vėlavimų modeliavimas
  • Verilog-AMS: analoginiai įvykiai skaitmeniniame kontekste
  • Naujas formatas Fourier analizėje: D * cos (kwt + fi)
  • TINA priima tiek M, tiek MEG kaip mega (1e6), bet mega visada rodoma kaip MEG (Spice)
  • Makro vedlys: konfigūruojamas PIN užsakymas ir pavadinimas automatiškai generuojamomis formomis
  • Zoom arba Scroll su pele, kaip nustatyta „View.Options“
  • Naujos HDL redaktoriaus funkcijos
v10.0.40 Feb 13 2014
  • Visuotiniai parametrai klasikiniame, edukaciniame leidinyje
  • Pridėta atskaitos įtampa Fourier spektro dialogo lange
  • „MicroBasic lst“ failų tvarkymo palaikymas pridėtas „hex / lst“ debugger
v10.0.00 Dec 02, 2013
  • "Windows 8" suderinamumas
  • Daugiakalbė galimybė, tiesioginis kalbos keitimas licencijuotoms kalboms
  • Atidarykite projekto failus su schemų ir mechatronikos peržiūra
  • Edif importas
  • Pasaulinis Spice kintamieji
  • Integracija su „TINACloud“, failų įkėlimas ir atsisiuntimas
  • Neprivalomas mechatronikos plėtinys
  • KLU - greitesnis linijinis sprendimas ir geresnė konvergencija didelių ar specialių grandinių atžvilgiu
  • Geresnis ir pagreitintas VHDL ir Verilog modeliavimas 10x kartus greičiau nei v9
  • Xilinx simprim modeliavimas skaitmeniniu ir mišriais režimais
  • Verilog A
  • Verilog AMS
  • MCU C kompiliavimas 8051, AVR, PIC16, PIC18, PIC32, ARM
  • Linux modeliavimas ARM MCU
  • PSpice suderinama AD-DA sąsaja
  • Osciloskopas veikia kartu su interaktyviu režimu
  • Dažnių ir bangų formos parametrai rodomi su žymekliais
  • Greitieji klavišai AC ir Transient analizei
  • Kursoriaus maksimalios ir minimalios funkcijos pridedamos prie proceso meniu

Prisijungimas prie interneto su „TINACloud“:

  • Dabar galite paleisti savo schemos modeliavimo modelius internete kompiuteriuose, „Mac“, plonuose klientuose, tabletėse, net ir daugelyje išmaniųjų telefonų, išmaniųjų televizorių ir el. Knygų skaitytuvų. TINACloud galite naudoti biure, klasėje, namuose ir keliaujant bet kurioje pasaulio vietoje, kurioje yra interneto prieiga
  • Tas pats išplėstas puslaidininkinis ir IC katalogas, kaip ir off-line versijoje
  • Atnaujintas scheminis redaktorius su patobulintais vielos įrankiais
  • Ribotą laiką siūlome specialų TINACloud komplektą su visomis naujomis TINA licencijomis

TINA v9.3, gegužė, 2010

  • Veikia tiek „Windows 7“, tiek „8“
  • 124 nauji PIC24 MCU modeliai
  • 24 ARM MCU modeliai
  • 250 + nauji „National Semiconductors“ opamp modeliai
  • 300 + naujas galios valdymas (SMPS) ir kiti Teksaso prietaisų IC su šimtais taikomųjų programų grandinių!
  • 800 + nauji „Opamp“ modeliai iš „Analog Devices“
  • Daugiau nei 1000 nauji „Württh Elektronik“ induktoriaus modeliai

TINA v9:

  • Visas „Vista“ ir „Windows 7“ suderinamumas
  • Daugiafunkcinė atrama
  • Geresnis analizės greitis ir konvergencija
    Iki 10 kartų didesnis greitis 1 šerdyje, 15x dviguboje šerdyje, 20x ant keturių branduolių
  • Išplėstinė galinga Spice-VHDL mišraus režimo analizė
  • Išplėstinis katalogas su „ARM 7“, „ARM 9“ ir „HCS08“ mikrovaldikliais, daugiau SMPS IC modelių, realių ADC ir DAC modelių, LCD ekranas, dvipusiai šviesos diodai
  • Išplėstas MCU modeliavimas, USB ir kiti moduliai
  • Programuojamas projektavimo įrankis, kuriame naudotojai gali įgyvendinti skaičiavimo ir grandinės parametrų nustatymo procedūras, kad grandinės galėtų sukurti iš anksto nustatytas tikslinės išvesties vertes.
  • Išplėstinė schemos schema: PIC, AVR, 8051, kodų dėžutė, USART, išorinis pertraukimas
  • Atidarykite ir išsaugokite TINA dizainus, modelius ir bibliotekas tiesiai iš interneto
  • importas Spice .CIR ir .LIB failai tiesiogiai iš interneto
  • Importuokite bibliotekas, dizainus ir pavyzdžius iš bet kurių ankstesnių TINA v7 ir vėlesnių versijų.
  • Analizės metu parodyti analizės rezultatus diagramose
  • Greitas diagramų braižymas ir apdorojimo greitis, net ir labai didelėms grandinėms
  • Naujas įrankis, esantis diagramų peržiūros meniu, kad būtų lengviau paslėpti ir rodyti diagramas
  • Naujas efektyvesnis analizės rezultatų saugojimas, išsaugoti visus analizės rezultatus visoms grandinėms be greičio kompromiso
  • Parametrinis išvesties kreivės filtras dar efektyviau saugo rezultatus
  • Slinkties juostos, skirtos naršyti kelis diagramas tame pačiame puslapyje
  • Nauji diagramos žymeklio įrankiai, skirti rasti ir komentuoti
    • vietinis ir pasaulinis maksimalus minimumas
    • pelno ir fazių skirtumai
    • nulis kryžminio dažnio
    • horizontalios ir vertikalios koordinatės
  • Kombinuotas ir lygiagrečiai veikiantis žingsnis rodo atskiras schemas atskirai (bandymų stendai)
  • Išplėstinės priemonės, skirtos papildyti TINA dalis iš puslaidininkių gamintojų tiek iš atsisiunčiamų failų, tiek tiesiogiai iš interneto
  • Dabar pašto procesoriaus mazgo sąrašas rodo makro pavadinimus ir vietinių mazgų pavadinimus atitinkamose makrokomandose
  • Sumažinkite pagrindinį TINA langą, kai analizuojama
  • Tame pačiame kompiuteryje paleiskite du „TINA“ egzempliorius
  • Daugiapakopis, hierarchinis ERC. Patikrina pagrindinius ar bet kokius subircuts arba visą grandinę
  • ERC aptinka ir rodo plaukiojančius mazgus Spice grandinės
  • Atidarykite pavyzdžių komandą meniu Failas, kad būtų lengviau grįžti į TINA pavyzdžių aplanką
  • Atidarykite .CIR failus iš meniu „Atidaryti“
  • Naujas rodyklės mygtukas atidarytame dialogo lange, kad būtų lengviau rasti TINA PAVYZDŽIAI arba Vartotojo aplankus
  • Atnaujinti ir išplėsti pavyzdžiai aplanke „PAVYZDŽIAI“
  • Grandinių konvertavimas į TINA v7 formatą, suderinamumas su TINA v7 ir v8 ir v9
  • Išsamios pereinamojo laikotarpio statistikos meniu „Rodymas“
  • „TINA v9“ dabar skaitmeniniu būdu pasirašė „DesignSoft“

PCB dizainas

  • G-Code PCB dizaino eksportas, skirtas kurti frezavimo mašinų valdymo failus
  • Išplėstas PCB pėdsakų katalogas

TINA v8:

  • Vista stiliaus diegimo ir aplankų schema
  • Elgesio elementai, netiesiniai kontroliuojami šaltiniai
  • Galingas Spice-VHDL bendro modeliavimo, įskaitant MCU
  • Galutinės būsenos mašinos (FSM) redaktorius su VHDL karta
  • Srauto schemos redaktorius ir derinimo priemonė, skirta valdyti MCU (v8.0 tik PIC MCU)
  • Bet koks MCU skaičius vienoje grandinėje
  • Išplėstas MCU katalogas, įskaitant PIC18, CAN ir kt
  • Tranzentinės analizės vykdymo laiko matavimas ir statistika
  • Hipersaitai gali būti įtraukti į schemas ir diagramos langą
  • Išplėstinis puslaidininkių katalogas
  • „Texas Instruments“ taikymo pavyzdžiai
  • „Labview“ pagrindu sukurtos virtualios priemonės
  • Sąsaja, skirta kurti „LabVIEW“ pagrįstas virtualias priemones
  • Wave (.wav) failai gali būti naudojami kaip įvestis
  • Atkurti apskaičiuotas bangų formas kompiuterio multimedijos sistemoje
  • Eksportuokite apskaičiuotas bangų formas kaip * .wav failą
  • Naujas Atidaryti pavyzdžių komandą failų meniu atidaryti pastatytas pavyzdžiai
  • Automatinis išsaugojimas. Išsaugokite dabartinį scheminį ar PCB dizainą reguliuojamomis laiko intervalais
  • Parametras prideda galimybę Spice grandinės
  • Sudedamųjų dalių arba mazgų, susijusių su konvergencijos ar nereguliarių grandinių problemomis, aptikimas
  • Tiesioginė atnaujinimo galimybė bibliotekoms, programoms ar abiem
  • Po apdorojimo formulės saugomos su schemomis, kurias galima redaguoti vėliau
  • „Live 3D Breadboard“ (rodyti ir animuoti grandines su 3D dalimis virtualioje „3D“ skydelio plokštėje)
  • 3D virtualūs instrumentai laboratoriniams eksperimentams parengti ir dokumentuoti
  • Integruotas elektroninis dizaino vadovėlis su „gyvomis“ grandinėmis (neprivaloma)
  • SMPS dizaino šablonai iš Christophe Basso (neprivaloma)

„TINA Design Suite v8“: (apima visas „TINA 8“ funkcijas ir pažangius „TINA“ PCB dizainerius)

  • „Flex“ PCB, įskaitant 3D ekraną, kūrimas
  • Bet kokios formos PCB, įskaitant apvalius kraštus, kūrimas
  • Palaidotas ir aklas vias
  • Išplėstinis katalogas
  • Patobulintas autorizatorius
  • Atstumo matavimo įrankis
  • Pilnų 3D grandinių rodymas, įskaitant dalis, prijungtas prie PCB

TINA v7:

  • Integruota VHDL analizė ir interaktyvus VHDL režimas
  • Vartotojo apibrėžti VHDL komponentai, modifikuojami skrydžio metu
  • VHDL, Xilinx UCF skaitmeninių grandinių generavimas sintezei,
    vieta ir maršrutas bei pristatymai su TINA FPGA lenta
  • Mikrokontrolerio modeliavimas, įskaitant PIC procesorius, ir ASM derinimas
  • Stabilus valstybės sprendimas
  • SMPS (perjungimo režimo maitinimo) modeliavimas su pagreičiu
  • Streso (dūmų) analizė
  • Aktyvus ir pasyvus filtrų dizainas
  • Loginis dizainas („Tiesos lentelė“, „Karnaugh“ lentelė, „Quine-McClusky“ optimizavimas, schemos diagramos generavimas)
  • Vieno paspaudimo 3D komponento peržiūra

TINA Pro 6:

  • Atidarykite kelis projektus vienu metu ir naudokite kopijuoti ir įklijuoti tarp projektų
  • Atlikite analizę bet kuriame atvirame projekte
  • Naujas (.TSC) išplėtimas projekto failams, kad būtų išvengta susidūrimo su MS Schedule ir Accel
  • Visus analizės rezultatus (mazgas ir komponentų įtampos ir srovės) saugokite po apdorojimo
  • Galingas post-procesorius visiems analizės rezultatams
  • XY-schemos bet kokių 2 pereinamųjų ar nuolatinės srovės perdavimo rezultatų, pvz., V1 (t) vs v2 (t)
  • Parametro žingsnis bet kokiam skaičiui parametrų
  • Parametrų žingsnis pagal sąrašą
  • Daugiaparametrų optimizavimas
  • Nubraižykite linijas, apskritimus, lankus ir rodykles scheminiame redaktoriuje
  • Pridėkite rėmą ir pavadinimo bloką į schemas
  • Phasor diagrama
  • Įtampa rodoma įtampai rodyti
  • Jungčių, pvz., Tiltų, delto ir wye (Y), skersinės linijos
  • Valdymo jungikliai su klaviatūra per klavišus
  • Jungiklis, užtikrinantis aukštą ir žemą logikos lygį tiesiogiai
  • Mygtukų jungikliai
  • Gedimų įterpimas į laidus
  • Patobulinta bibliotekų tvarkyklė, skirta pridėti naujų modelių
  • Pagerintas komponentų vertybių keitimo būdas interaktyviuoju režimu su pele arba
    klaviatūra per klavišus
  • Valdykite komponentų reikšmių ir etikečių rodymą atskirai
  • Nauji komponentai: VCO, BSIM 3.3, ryšio grandinės, 74121, 74122 ir daug daugiau
  • Komponentų paieškos ir sąrašo įrankis
  • Trikčių įterpimas į grandinės rinkmenas, skirtas išplėstiniam trikčių šalinimui
  • Neprivaloma VHDL analizė