IBIS simulācija

IBIS simulācija

Jump to TINA Main Page & General Information 

IBIS simulācija

IBIS (ievades / izejas bufera informācijas specifikācija) ir metode, lai sniegtu modelēšanas informāciju par integrēto shēmu ieejas / izejas buferiem. IBIS modeļu labā lieta ir tāda, ka tie bieži ir pieejami pat ierīcēm, kurās pilnīgu ierīču modeļu ražotāji nav pieejami jebkāda iemesla dēļ (piemēram, sarežģītība, patentēta informācijas aizsardzība utt.).

Viens no populārākajiem IBIS modeļu izmantošanas veidiem ir signāla integritātes analīze, ieskaitot pretestības saskaņošanu un vairāk.

Pašlaik TINA atbalsta visplašāk izmantoto IBIS 4.2 versiju.

TINA var pārveidot IBIS modeļus uz TINA Spice makro un pēc tam tos izmantot jebkurā TINA ķēdē. Jūs varat arī pabeigt vienkāršotus digitālo ierīču modeļus, piemēram, MCU ar IBIS modeļiem, lai labāk aprakstītu savu analogo darbību.

Turpmāk mēs parādīsim IBIS modeļu izmantošanu, izmantojot piemēru, kā noteikt signāla integritāti starp Teksasas instrumenta TMS320C6748 DSP un ADS1259 delta-sigma ADC.

atlasīt Fails / Import / IBIS fails (* .ibs)izvēlieties c6748zce.ibs no < TINA katalogs >Piemēri IBIS.

Tiks parādīts šāds dialogs. Šajā dialoglodziņā varat izvēlēties importējamo modeli.

Tagad izvēlieties SPI1CLK_GP213 signāls, PBFZP18LL_X50_PI_3P3 modelis (šūnu darbina ar 3.3V bez pullup vai pulldown), un Typ vērtību.

Nospiediet OK. IBIS modelis tiek automātiski pārvērsts par a Spice makro.

IBIS, attēls 2

SPI1CLK_GP213 ir TMS320C6748 mikroshēmas pamatkonfigurācijas sērijas pulksteņa signāls AD pārveidotāja Texas Instruments ADS1259 SPI pulksteņa ievadei.

atlasīt Fails / Import / IBIS fails (* .ibs)izvēlieties ads1259.ibs no < TINA katalogs >Piemēri IBIS.

Tiks parādīts šāds dialogs. Šajā dialoglodziņā varat izvēlēties importējamo modeli.

Tagad izvēlieties SCK ieejas signāls, DIN_PD_3 modelis un Max vērtība (3.3V DVDD sprieguma diapazonam).

Nospiediet OK. IBIS modelis tiek automātiski pārvērsts par a Spice makro.

Pievienojiet DSP I / O buferi ADC ievadei ar bezzudumu pārvades līniju.

Pievienojiet strāvas avota un sprieguma ģeneratoru, lai izveidotu DSP puses pulksteņa signālu. Novietojiet sprieguma tapas simulācijai signāla mezglos.

Mēs pielāgojam pārvades līnijas parametrus uz dažām collām mikroliedras pēdas, kas tiek novirzītas uz četru slāņu PCB. Tas rada cc. 500ps kavēšanās un 90 Ohms raksturīgā pretestība.

Fails no <TINA katalogs> Piemēri IBIS TMS320C6748.TSC pretestības atbilstība ir gatavs lietošanai.

Tagad noklikšķiniet uz Analīze, pārejošs.

DSP pārraida SPI pulksteņa signālu, ja impedances neatbilstība rada refleksijas. Rezultāts parāda refleksijas, ko rada ķēdes simulācijas impedances neatbilstība.

ADC pusē (tapas EoTL) spriegums ir ārpus zemes un barošanas spriegums, kas pārkāpj digitālā ieejas absolūtu maksimālo vērtējumu.

Lai izvairītos no zemākiem un pārspīlējumiem līnijas galā, ir jāsaskaņo vadītāja izejas pretestība ar mikroelementa pretestību, ievietojot pretestību starp izvadi un pēdu.

Tagad ievietosim 100 Ω rezistoru sērijā ar izeju.

Atkal veiciet pārejas analīzi un salīdziniet rezultātus, kopējot svarīgās līknes.

Tagad mēs varam redzēt, ka, izmantojot IBIS modeli, lai izprastu un atrastu svarīgākās problēmas ar simulāciju, šī problēma tika atrisināta.