ဒစ်ဂျစ်တယ်တိုက်နယ်ခြင်း simulation

ဒစ်ဂျစ်တယ်တိုက်နယ်ခြင်း simulation များအတွက်အစွမ်းထက်အင်ဂျင်

ဒစ်ဂျစ်တယ်တိုက်နယ်ခြင်း simulation

ဒစ်ဂျစ်တယ်တိုက်နယ်ခြင်း simulation များအတွက်အစွမ်းထက်အင်ဂျင်

Jump to TINA Main Page & General Information 

VHDL တိုက်နယ်ခြင်း simulation

Verilog တိုက်နယ်ခြင်း simulation

MCU တိုက်နယ်ခြင်း simulation

Tina  ဒစ်ဂျစ်တယ်ဆားကစ်ခြင်း simulation များအတွက်အများအပြားအစွမ်းထက်အင်ဂျင်ပါဝင်သည်။ Tina တစ်ခုချင်းစီကို node ကိုမှာယုတ္တိဗေဒပြည်နယ်ညီမျှခြင်းဖြေရှင်းနိုင်ပါတယ်နှင့်ရလဒ်များကိုဖော်ပြပေးမှာဖြစ်ပါတယ်။ အဆိုပါတိုက်နယ်ခြေလှမ်း-by-step ရှေ့ဆက်၏စစ်ဆင်ရေးနှင့်နောက်ပြန်ခြေရာကောက်, ဒါမှမဟုတ် Tina ရဲ့ Auto-running mode ကိုအသုံးပြုပါ။ အဆိုပါဖြစ်ရပ်-မောင်းနှင်ဒစ်ဂျစ်တယ်ဆားကစ်ခြင်း simulation အင်ဂျင်ကိုလည်းဒစ်ဂျစ်တယ်အန္တရာယ်များ၏လေ့လာမှုကိုခွင့်ပြု, ပြည်တွင်းရေးပြည်နယ်များခြေရာခံစောင့်ရှောက်။ ထို့အပြင် Tina ဒစ်ဂျစ်တယ်ဆားကစ်၏ပြီးပြည့်စုံသောအချိန်ပုံတွေ့ရမယ်။ ဒစ်ဂျစ်တယ်အချက်ပြတစ်ခုချင်းစီကို signal ကိုသီးခြား coordinate system ကိုပြသသည်အဘယ်မှာရှိအထူးယုတ္တိဗေဒ Analyzer စတိုင် window တွင်ပြသလျက်ရှိသည်။ သင်တို့သည်လည်း Tina ရဲ့ Logic Analyzer က virtual တူရိယာထဲမှာဒစ်ဂျစ်တယ်ခြင်း simulation ၏ရလဒ်ကြည့်ရှုနိုင်ပါသည်။ Tina အတွက်ဒစ်ဂျစ်တယ်အစိတ်အပိုင်းများထိုကဲ့သို့သော Gates က Flip လာသောသေတ္တာ, Logic ICS နှင့်ထိုကဲ့သို့သော MCUs, အေဒီနှင့် DA converters အဖြစ်, VHDL နှင့် Verilog အစိတ်အပိုင်းများအဖြစ်ရှုပ်ထွေးဒစ်ဂျစ်တယ်အစိတ်အပိုင်းများအဖြစ်အခြေခံဒစ်ဂျစ်တယ်အစိတ်အပိုင်းများပါဝင်သည်။ သငျသညျသင်တန်းလည်းဒစ်ဂျစ်တယ်နဲ့ Analog အစိတ်အပိုင်းများကိုရောမွှေလို့ရပါတယ်။ ထိုသို့သောဒါဟုခေါ်တွင်ရောထွေးဆားကစ်မှာဆွေးနွေးတင်ပြကြသည် ရောနှောတိုက်နယ်ခြင်း simulation.

အခြေခံပညာဒစ်ဂျစ်တယ်ဆားကစ်

Tina ရဲ့အစိတ်အပိုင်းတစ်ခုစာကြည့်တိုက်တံခါးတို့ထံမှဒစ်ဂျစ်တယ် ICS မှဒစ်ဂျစ်တယ်အစိတ်အပိုင်းများတွေအများကြီး၏ပါဝင်သည်။ 
ဘီလ်ဂိတ်: ကြားခံ, tri-ပြည်နယ်ကြားခံ, အင်ဗာတာ, Schmidt ကအင်ဗာတာ, နှင့် (2, 3 နှင့် 4 သွင်းအားစု), OR (2, 3 နှင့် 4 သွင်းအားစု), Nande (2, 3 နှင့် 4 သွင်းအားစု), မ (2 , 3 နှင့် 4 သွင်းအားစု), နှင့် XOR  
Flip-လာသောသေတ္တာ: D ကိုတံခါးကျင်, D ကိုလှန်လာသောသေတ္တာ, SR လှန်လာသောသေတ္တာ, JK လှန်လာသောသေတ္တာ  
ဒစ်ဂျစ်တယ် IC: 74000 ယုတ္တိဗေဒမိသားစု, 4000 ယုတ္တိဗေဒမိသားစု

ဒစ်ဂျစ်တယ်တိုက်နယ်ခြင်း simulation, ပုံရိပ် 1
ဒစ်ဂျစ်တယ်တိုက်နယ်ခြင်း simulation, ပုံရိပ် 2

ခေတ်မီအီလက်ထရောနစ်ဆားကစ်၏ရှုပ်ထွေးသောယုတ္တိဗေဒထိန်းချုပ်မှုမကြာခဏထိုကဲ့သို့သော Microcontroller တွေ (MCUs), FPGAs, ASICs အဖြစ်သည် Programmable devices များလိုအပ်သည်။ CPLDs ။ အခြား programmable device များရရှိနိုင်ပါနှစ်ဦးစလုံး Tina ထဲမှာ, VHDL နှင့် Verilog ဟာ့ဒ်ဝဲဖော်ပြချက်ဘာသာစကားများအားဖြင့်ဖျောပွနိုငျစဉ် SPLDs စသည်တို့ကို Tina ရဲ့အစိတ်အပိုင်းတစ်ခုစာကြည့်တိုက်များ, 800 MCUs ထက်ပိုမိုပါဝင်သည်။

Microcontroller တွေ (MCU) ဆားကစ်

Tina, သင်သည်စမ်းသပ်ရန်ဒီဘာဂ်နှင့် Interactive ကို run နိုင်သည့် Microcontroller တွေ၏ကျယ်ပြန့ (PIC, AVR, 8051, HCS, က ARM) တို့ပါဝင်သည်။ MCU စည်းဝေး built-in the သင်သည်သင်၏စည်းဝေးကုဒ်ပြုပြင်မွမ်းမံခြင်းနှင့်ချက်ချင်းရလဒ်ကြည့်ဖို့ခွင့်ပြုပါတယ်။ သင်တို့သည်လည်းအစီအစဉ်နှင့်ဒီဘာဂ် MCUs ကို C ထဲမှာပြင်ပကို C compilers.You သုံးပြီး Tina မှာ Microcontroller တွေ circuit ကိုတုပခြင်းအပေါ်ပိုမိုသောအချက်အလက်များကိုရှာဖွေနိုင်ပါတယ် Microcontroller တွေ circuits များ.

HDL ခြင်း simulation

VHDL, Verilog HDL ခြင်း simulation: Tina အားလုံးအဓိက Analog စ, ဒစ်ဂျစ်တယ်နှင့်ရောထွေးဟာ့ဒ်ဝဲဖျေါပွခကျြဘာသာစကားများပါဝင်သည်။ Analog စ, ဒစ်ဂျစ်တယ်နှင့်ရောထွေး-signal ကို Analog စ-ဒစ်ဂျစ်တယ် enviroments မှာဒီဇိုင်းများအတည်ပြုရန် Verilog-A နှင့် Verilog AMS ။ သင့်ရဲ့ဆားကစ် Tina နဲ့ Xilinx သို့မဟုတ်အခြား HDL အစိတ်အပိုင်းများကိုကိုယ့်ကိုကိုယ်အသုံးပြုနေသူများကဖန်တီးဒါမှမဟုတ်အင်တာနက်ကနေ download ၏စာကြည့်တိုက်များကနေပြုပြင်နိုင်သည့် HDL လုပ်ကွက်ဆံ့နိုငျသညျ။ Tina မြန်နှုန်း optimization များအတွက်အလွန်အမင်းအကျိုးရှိစွာ machine code ကိုသို့ HDL compiles ။ သငျသညျလွတ်လပ်စွာ HDL ပေါင်းစပ်နိုင်ပြီး Spice ဘာလို့လဲဆိုတော့ Micro စနစ်နဲ့အခြားသောနှင့် Tina ၏သိထားအစိတ်အပိုင်းများကို။ သင်တို့ကိုလည်းထို့နောက်ချက်ချင်းရလဒ်တူအောင်ဖန်တီးများနှင့်တွေ့မြင်မည်သည့် HDL အစိတ်အပိုင်းများ၏ HDL အရင်းအမြစ်တည်းဖြတ်နိုင်သည်။ အဆိုပါ HDL debugger built-in သင်စသည်တို့ကိုသည်, HDL ကုဒ်ခြေလှမ်း-by-step execute breakpoints အား add, မှတ် watch, variable ကိုသတင်းအချက်အလက်တငျပွနိုငျနှင့်အတူ

သငျသညျမှာဒီဂျစ်တယ် HDL ခြင်း simulation (VHDL နှင့် Verilog) မှာ Tina အတွက် HDL ဆားကစ်ခြင်း simulation အပေါ်ပိုမိုသောအချက်အလက်များရှာဖွေနိုင်သည်