IBIS Simulation

IBIS Simulation

Jump to TINA Main Page & General Information 

IBIS Simulation

IBIS (Pagtukoy ng Input / Output Buffer ng Impormasyon) ay isang paraan upang magbigay ng impormasyon sa pagmomodelo tungkol sa input / output buffers ng integrated circuits. Ang magandang bagay tungkol sa mga modelo ng IBIS ay ang mga ito ay madalas na magagamit kahit na para sa mga aparato kung saan ang mga kumpletong mga modelo ng aparato ay hindi magagamit mula sa mga tagagawa para sa anumang kadahilanan (hal., Kumplikado, proteksyon sa pagmamay-ari ng impormasyon, atbp.). 

Isa sa mga pinakasikat na paggamit ng mga modelo ng IBIS ay Signal Integrity Analysis, kasama ang impedance matching at higit pa.

Sinusuportahan din ng TINA ang pinalawak na bersyon ng IBIS 4.2.

Sa TINA, maaari mong i-convert ang mga modelo ng IBIS sa TINA Spice macro at pagkatapos ay gamitin ang mga ito sa anumang mga circuits sa TINA. Maaari mo ring kumpletuhin ang mga pinasimpleng digital na mga modelo ng aparato-halimbawa, mga MCU sa mga modelo ng IBIS-upang mas mahusay na ilarawan ang kanilang analog na pag-uugali.

Sa mga sumusunod, ipapakita namin ang paggamit ng mga modelo ng IBIS sa pamamagitan ng isang halimbawa ng pag-aayos ng integridad ng signal sa pagitan ng Texas Instrument TMS320C6748 DSP at isang ADS1259 delta-sigma ADC.

piliin File / Import / IBIS File (* .ibs), piliin c6748zce.ibs mula sa Direktoryo ng TINA >\ Mga halimbawa \ IBIS.

Ipapakita ang sumusunod na dialog. Sa dialog na ito, maaari mong piliin ang modelo upang i-import.

Piliin ngayon SPI1CLK_GP213 signal, PBFZP18LL_X50_PI_3P3 modelo (cell na pinapatakbo sa 3.3V nang walang pullup o pulldown), at Typ halaga set.

Pindutin ang OK. Ang modelo ng IBIS ay awtomatikong na-convert sa isang Spice macro.

IBIS, larawan 2

SPI1CLK_GP213 ay ang master configuration serial clock signal ng TMS320C6748 chip upang makapagmaneho ng SPI clock input ng AD converter, Texas Instruments ADS1259.

piliin File / Import / IBIS File (* .ibs), piliin ads1259.ibs mula sa Direktoryo ng TINA >\ Mga halimbawa \ IBIS.

Ipapakita ang sumusunod na dialog. Sa dialog na ito, maaari mong piliin ang modelo upang i-import.

Piliin ngayon SCK input signal, DIN_PD_3 modelo at Max halaga (para sa hanay ng boltahe 3.3V DVDD).

Pindutin ang OK. Ang modelo ng IBIS ay awtomatikong na-convert sa isang Spice macro.

Ikonekta ang DSP I / O buffer sa input ng ADC sa isang lossless transmission line.

Idagdag ang pinagmulan ng kapangyarihan at boltahe generator upang lumikha ng orasan signal ng DSP side. Ilagay ang mga pin boltahe para sa kunwa papunta sa mga node ng signal.

Ayusin namin ang mga parameter ng paghahatid linya sa ilang mga pulgada ng microstrip bakas routed sa isang apat na layer PCB. Nagbubuo ito ng cc. 500ps pagkaantala at 90 Ohms katangian impedance.

File mula sa \ Mga halimbawa \ IBIS \ Impedance matching ng TMS320C6748.TSC ay handa na gamitin.

Ngayon, i-click ang Pagsusuri, Lumilipas.

Ang DSP ay nagpapadala ng SPI orasan signal kung saan ang impedance mismatch ay lumilikha ng reflections. Ang resulta ay nagpapakita ng mga reflection na nilikha ng impedance mismatches sa circuit simulation na ito.

Sa gilid ng ADC (pin EoTL), ang boltahe ay lampas sa lupa at ang supply boltahe, na lumalabag sa absolute maximum na rating ng digital na input.

Upang maiwasan ang ilalim at overshoots sa dulo ng linya ay upang tumugma sa output impedance ng driver sa bakas impedance sa pamamagitan ng pagpasok ng isang risistor sa pagitan ng output at ang bakas. 

Let us maglagay ng isang 100 Ω risistor sa serye ngayon sa output.

Patakbuhin muli ang Transient Analysis, at ihambing ang mga resulta sa pamamagitan ng pagkopya ng mga mahahalagang curve sa bawat isa.

Ngayon, makikita natin na ang paggamit ng modelo ng IBIS upang maunawaan at makita ang mga kritikal na isyu sa simulation ay nakatulong upang malutas ang problemang ito.

X
Maligayang pagdating sa DesignSoft
Hinahayaan ang chat kung kailangan ng anumang tulong sa paghahanap ng tamang produkto o nangangailangan ng suporta.
wpChatIcon