8. FET Amplifier - Mga configuration ng Canonical

FET Amplifier - Mga configuration ng Canonical

Figure 31 - FET amplifier - Pangkalahatang pagsasaayos

Ang Figure 31 ay nagpapakita ng isang pangkalahatang configuration para sa isang FET amplifier.

Sa ganitong pigura, ipinapakita namin ang simbolo para sa isang n-channel JFET, ngunit ang pagsasaayos ay nalalapat sa ibang mga aparatong FET depende sa pag-sign ng mga pinagkukunan. Ang output (load) ay konektado sa alinman sa point B o C, at ang input ay konektado sa alinman sa A o C.

Tulad ng may apat na pangunahing mga pagsasaayos para sa single-stage BJT amplifier, mayroong apat na mga configuration para sa single-stage FET amplifier. Ang mga kumpigurasyong ito ay ipinapakita sa Figure 32.

Sa Figure 32 (a), nagbigay kami ng isang ac landas mula sa terminal ng JFET source sa lupa. Ang output ay nasa pagitan ng alisan ng tubig at lupa, at ang input ay nasa pagitan ng gate at lupa. Dahil ang JFET pinagmulan terminal ay karaniwan sa parehong input at output, ito ay tinatawag na isang common-source (CS) amplifier. Makikita natin sa Seksiyon 9.1 na ang pagsasaayos na ito ay nagbubunga ng mataas na input na pagtutol at mataas na boltahe na nakuha, ngunit sa kapinsalaan ng mataas na paglaban ng output.

Kung ang kapasidad sa pagitan ng JFET source terminal at lupa ay aalisin sa Figure 32 (a), mayroon kami common-source amplifier na may source risistor (O source-risistor amplifier). Ito ay kahalintulad sa CE amplifier na may emitter risistor (ang emitter-resistor amplifier).

Sa Figure 32 (b), mayroon kaming (acna pinagbabatayan ang terminal ng gate, kinuha ang output mula sa alisan ng tubig sa lupa, at inilapat ang input signal sa pagitan ng JFET source terminal sa lupa.

Dahil ang gate ay (ac) karaniwan sa parehong input at output, ito ay kilala bilang ang common-gate (CG) amplifier. Makikita natin sa Seksiyon 9.2 na ang pagsasaayos na ito ay nagbibigay ng mataas na boltahe na nakuha at mababa ang paglaban ng output, ngunit sa kapinsalaan ng mababang input resistance. Dahil sa mababang resisteng input, ang pagsasaayos na ito ay kadalasang ginagamit bilang isang kasalukuyang amplifier na may kasalukuyang pakinabang na malapit sa pagkakaisa (halimbawa, upang ihiwalay ang mga signal).

FET single-stage configuration configurations

Figure 32 - FET single-stage configurations amplifier

Sa wakas, ang Figure 32 (c) ay nagpapakita ng pagsasaayos na may alisan ng tubig (ac), ang input ng signal mula sa gate patungo sa lupa, at ang output mula sa JFET source terminal sa lupa. Dahil ang alisan ng tubig ay karaniwan (ac) sa parehong input at output, ito ay kilala bilang isang common-drain (CD) pagsasaayos. Bilang kahalili, ito ay tinatawag na a pinagmulan ng tagasunod (SF) dahil sa paraan ng pagpapatakbo nito. Makikita natin sa Seksyon na "9.3 The CD (SF) Amplifier" na ang nakuha ng boltahe ay malapit sa pagkakaisa na may mababang paglaban sa output at mataas na paglaban sa pag-input. Samakatuwid ang output (JFET source terminal) ay "sumusunod" sa pag-input, at ang pagsasaayos na ito ay madalas na ginagamit bilang isang buffer.