IBIS Simülasyonu

IBIS Simülasyonu

Jump to TINA Main Page & General Information 

IBIS Simülasyonu

IBIS (Giriş / Çıkış Tampon Bilgisi Spesifikasyonu) Entegre devrelerin giriş / çıkış tamponları hakkında modelleme bilgisi sağlayan bir yöntemdir. IBIS modelleri hakkında iyi olan şey, üreticilerin hiçbir sebeple komple cihaz modellerinin bulunmadığı cihazlarda bile (örneğin, karmaşıklık, özel bilgi koruması vb.) Mevcut olmalarıdır.

IBIS modellerinin en popüler kullanımlarından biri, empedans eşleşmesi ve daha fazlası dahil olmak üzere Sinyal Bütünlüğü Analizi.

TINA şu anda en yaygın kullanılan IBIS 4.2 versiyonunu desteklemektedir.

TINA’da IBIS modellerini TINA’ya dönüştürebilirsiniz. Spice makroları ve sonra bunları TINA'daki herhangi bir devrede kullanın. Analog davranışlarını daha iyi tanımlamak için basitleştirilmiş dijital cihaz modellerini (örneğin, IBIS modellerine sahip MCU'lar) da tamamlayabilirsiniz.

Aşağıda, bir Texas Instrument TMS320C6748 DSP ve bir ADS1259 delta-sigma ADC arasındaki sinyal bütünlüğünün sabitlenmesi örneği ile IBIS modellerinin kullanımını göstereceğiz.

seçmek Dosya / İthalat / IBIS Dosyası (* .ibs)seçin c6748zce.ibs < TINA dizini >\ Örnek \ IBIS.

Aşağıdaki iletişim kutusu görüntülenecektir. Bu iletişim kutusunda, alınacak modeli seçebilirsiniz.

Şimdi seçin SPI1CLK_GP213 sinyal, PBFZP18LL_X50_PI_3P3 model (3.3V’de açılır veya açılan olmadan çalıştırılan hücre) ve Tip değer kümesi.

Tamam tuşuna basın. IBIS modeli otomatik olarak bir Spice makro.

IBIS, görüntü 2

SPI1CLK_GP213, bir AD dönüştürücünün SPI saat girişini, Texas Instruments ADS320'ini çalıştırmak için TMS6748C1259 yongasının ana yapılandırma seri saat sinyalidir.

seçmek Dosya / İthalat / IBIS Dosyası (* .ibs)seçin ads1259.ibs < TINA dizini >\ Örnek \ IBIS.

Aşağıdaki iletişim kutusu görüntülenecektir. Bu iletişim kutusunda, alınacak modeli seçebilirsiniz.

Şimdi seçin SCK giriş sinyali, DIN_PD_3 model ve maksimum değer (3.3V DVDD voltaj aralığı için).

Tamam tuşuna basın. IBIS modeli otomatik olarak bir Spice makro.

DSP G / Ç arabelleğini kayıpsız bir iletim hattıyla ADC girişine bağlayın.

DSP tarafının saat sinyalini oluşturmak için güç kaynağı ve voltaj üreticisini ekleyin. Simülasyon için voltaj pimlerini sinyal düğümlerine yerleştirin.

İletim hattı parametrelerini dört katmanlı bir PCB üzerinde yönlendirilen birkaç inçlik mikro şerit izi ayarına getiriyoruz. Bu cc üretir. 500ps gecikmesi ve 90 Ohms karakteristik empedansı.

Dan dosya <TINA dizini> \ Örnekler \ IBIS \ TMS320C6748.TSC'de empedans eşleşmesi Kullanıma hazır.

Şimdi, Analiz, Geçici'e tıklayın.

DSP, empedans uyumsuzluğunun yansımalar yarattığı SPI saat sinyalini iletir. Sonuç, bu devre simülasyonunda empedans uyumsuzluklarının yarattığı yansımaları gösterir.

ADC tarafında (pin EoTL), voltaj, toprak girişinin ve dijital girişin mutlak maksimum değerini ihlal eden besleme voltajının ötesindedir.

Hat ucundaki alttan ve aşmaları önlemek için, sürücünün çıkış empedansını iz ve empeğin arasına bir direnç takarak iz empedansıyla eşleştirmektir.

Şimdi çıktıyla seri olarak bir 100 is direnç yerleştirelim.

Geçici Analizi tekrar çalıştırın ve önemli eğrileri birbirleriyle kopyalayarak sonuçları karşılaştırın.

Şimdi, IBIS modelini kullanarak simülasyonla ilgili kritik sorunları anlamak ve bulmak için bu sorunun çözülmesine yardımcı olduğunu görüyoruz.