Моделювання IBIS

Моделювання IBIS

Jump to TINA Main Page & General Information 

Моделювання IBIS

IBIS (специфікація інформації вхідного / вихідного буфера) є способом надання інформації про моделювання вхідних / вихідних буферів інтегральних схем. Гарна річ про моделі IBIS полягає в тому, що вони часто доступні навіть для пристроїв, де повна модель пристроїв від будь-якої причини не доступна у виробників (наприклад, складність, захист інформації про власність тощо). 

Одним з найбільш популярних варіантів використання моделей IBIS є аналіз цілісності сигналу, включаючи узгодження імпедансу та багато іншого.

В даний час TINA підтримує найбільш широко використовувану версію IBIS 4.2.

У TINA, ви можете конвертувати IBIS моделі в TINA Spice макроси, а потім використовувати їх у будь-яких схемах в TINA. Можна також виконати спрощені моделі цифрових пристроїв, наприклад, мікроконтролери з моделями IBIS, щоб краще описати їх аналогову поведінку.

Нижче ми покажемо використання моделей IBIS на прикладі фіксації цілісності сигналу між Texas Instruments TMS320C6748 DSP і ADS1259 delta-sigma ADC.

Select Файл / Файл імпорту / IBIS (* .ibs)виберіть c6748zce.ibs від Каталог TINA >Приклади IBIS.

Буде показано наступне діалогове вікно. У цьому діалоговому вікні можна вибрати модель для імпорту.

Тепер виберіть SPI1CLK_GP213 сигнал, модель PBFZP18LL_X50_PI_3P3 (стільники, які працюють на 3.3V без витягування або випадаючого) Typ значення.

Натисніть OK. Модель IBIS автоматично перетворюється на a Spice макрос.

IBIS, зображення 2

SPI1CLK_GP213 - це синхронізуючий сигнал головної конфігурації мікросхеми TMS320C6748 для керування тактовим входом SPI конвертера AD, Texas Instruments ADS1259.

Select Файл / Файл імпорту / IBIS (* .ibs)виберіть ads1259.ibs від Каталог TINA >Приклади IBIS.

Буде показано наступне діалогове вікно. У цьому діалоговому вікні можна вибрати модель для імпорту.

Тепер виберіть SCK вхідний сигнал, модель DIN_PD_3 і Макс значення (для діапазону напруги 3.3V DVDD).

Натисніть OK. Модель IBIS автоматично перетворюється на a Spice макрос.

Підключіть буфер вводу / виводу DSP до входу АЦП з лінією передачі без втрат.

Додайте джерело живлення і генератор напруги для створення тактового сигналу на стороні DSP. Наведіть на сигнальні вузли штирі напруги для моделювання.

Ми налаштовуємо параметри лінії передачі на кілька дюймів мікрополоскового трасування, що направляється на чотиришаровій друкованій платі. Це дає cc. 500ps затримка і 90 Ом характеристичний імпеданс.

Файл з \ Приклади \ IBIS \ Імпедансна відповідність TMS320C6748.TSC готовий до використання.

Тепер натисніть Analysis, Transient.

DSP передає синхронізуючий сигнал SPI, де невідповідність імпедансу створює відображення. Результат показує відображення, створені невідповідністю імпедансу в даній схемі моделювання.

На стороні АЦП (контактний EoTL) напруга виходить за межі землі і напруги живлення, що порушує абсолютний максимальний рейтинг цифрового входу.

Щоб уникнути під і перевищення на кінці лінії, необхідно зрівняти вихідний опір драйвера з імпедансом трасування, вставивши резистор між виходом і трасуванням. 

Давайте розмістимо резистор 100 now послідовно з виходом.

Знову запустіть Transient Analysis і порівняйте результати, копіюючи важливі криві один з одним.

Тепер, ми можемо бачити, що використання моделі IBIS для розуміння та пошуку критичних питань при моделюванні допомогло вирішити цю проблему.