THÉVENIN'S THEOREM

အွန်လိုင်းသူတို့ကို Analyze မှ TINACloud မြွက်နှင့် Interactive မှ DC က mode ကို select လုပ်ဖို့အောက်ကဥပမာဆားကစ်ကိုကလစ်နှိပ်ပါသို့မဟုတ်ထိပုတ်ပါ။
ဥပမာတည်းဖြတ်သို့မဟုတ်သင့်ကိုယ်ပိုင်ဆားကစ်ကိုဖန်တီးရန် TINACloud တစ်ဦးအနိမ့်ကုန်ကျစရိတ်လက်လှမ်း Get

Thévenin's Theorem သည်ရှုပ်ထွေးသော circuit တစ်ခုအား voltage source နှင့်စီးရီးချိတ်ဆက်ထားသော resistor များပါ ၀ င်သောရိုးရိုးတန်းတူ circuit တစ်ခုဖြင့်အစားထိုးရန်ခွင့်ပြုသည်။ အဆိုပါသီအိုရီသီအိုရီနှင့်လက်တွေ့ရှုထောင့်နှစ် ဦး စလုံးထံမှအလွန်အရေးကြီးပါသည်။

အတိုချုပ်ပြောရလျှင်သီဗင်နင်၏သီအိုရီက -

မဆိုနှစ်ခု-terminal ကို linear circuit ကိုတစ်ဗို့အားအရင်းအမြစ် (V ကိုပါဝင်သည်ဟုတစ်ခုညီမျှဆားကစ်များဖြင့်အစားထိုးနိုင်ပါသည်Th) နှင့်တစ်ဦးစီးရီး resistor (R ကိုTh).

Théveninနှင့်သက်ဆိုင်သော circuit သည် terminal များ၌သာညီမျှမှုကိုထောက်ပံ့ပေးကြောင်းသတိပြုရန်အရေးကြီးသည်။ သိသာထင်ရှားသည်မှာအတွင်းပိုင်းဖွဲ့စည်းပုံနှင့်ထို့ကြောင့်မူရင်းဆားကစ်နှင့်သီဗင်နှင့်ညီမျှမှု၏ထူးခြားချက်များသည်အတော်လေးကွဲပြားခြားနားသည်။

Thevenin ၏သီအိုရီကိုအသုံးပြုခြင်းသည်အထူးသဖြင့်အကျိုးရှိသည် -

  • ကျနော်တို့တိုက်နယ်၏တိကျတဲ့အဘို့ကိုအာရုံစိုက်ချင်ပါတယ်။ တိုက်နယ်၏ကျန်တစ်ဦးရိုးရှင်းသော Thevenin ညီမျှဖြင့်အစားထိုးနိုင်ပါသည်။
  • ကျနော်တို့ဆိပ်ကမ်းမှာကွဲပြားခြားနားသောဝန်တန်ဖိုးများနှင့်အတူတိုက်နယ်လေ့လာရန်ရှိသည်။ ကျနော်တို့ကရှုပ်ထွေးမူရင်း circuit ကိုတစ်ခုချင်းစီကိုအချိန်ခွဲခြမ်းစိတ်ဖြာရန်ရှိခြင်းကိုရှောင်ရှားနိုင် Thevenin ညီမျှအသုံးပြုခြင်း။

ကျနော်တို့နှစ်ဦးကိုခြေလှမ်းများအတွက် Thevenin ညီမျှတွက်ချက်နိုင်သည်

  1. R ကိုတွက်ချက်Th။ သုညမှအားလုံးသတင်းရင်းမြစ် Set (ပွင့်လင်းဆားကစ်များကတိုတောင်းသောဆားကစ်နှင့်လက်ရှိသတင်းရင်းမြစ်များကဗို့အားသတင်းရင်းမြစ်နေရာတွင်အစားထိုး) နှင့်ထို့နောက်နှစ်ခုဆိပ်ကမ်းအကြားစုစုပေါင်းခုခံရှာပါ။
  2. V ကိုတွက်ချက်th ။ အဆိုပါဆိပ်ကမ်းများအကြားပွင့်လင်း circuit ကိုဗို့အားကိုရှာပါ။

သာဓကအနေဖြင့်၊ Thévenin၏ Theorem ကို အသုံးပြု၍ အောက်ပါ circuit ၏ညီမျှသော circuit ကိုရှာရန်အသုံးပြုကြပါစို့။


On-line ကိုခွဲခြမ်းစိတ်ဖြာသို့မဟုတ် Windows အောက်မှာ Save ဖို့ဒီ link ကို click နှိပ်ပြီးမှအထက်တိုက်နယ်ကိုအသာပုတ် / ကိုကလစ်နှိပ်ပါ

အဆိုပါ Tina ဖြေရှင်းချက် Thevenin parameters တွေကိုများ၏တွက်ချက်မှုအဘို့အလိုအပျသောခြေလှမ်းများပြသထားတယ်:

 

၏သင်တန်း, parameters များကိုယခင်အခန်းများတွင်ဖော်ပြထားစီးရီး-အပြိုင်ဆားကစ်၏စည်းမျဉ်းစည်းကမ်းတွေကိုသုံးပြီးအလွယ်တကူတွက်ချက်နိုင်ပါတယ်:

{TINA's Interpreter မှဖြေရှင်းချက်}
RT:=R3+Replus(R1,R2);
VT:= Vs*R2/(R2+R1);
RT=[10]
VT=[6.25]
#Python မှဖြေရှင်းချက်။
#ပထမဦးစွာ lambda ကိုအသုံးပြု၍ replus ကိုသတ်မှတ်ပါ။
Replus= lambda R1၊ R2 : R1*R2/(R1+R2)
RT=R3+Replus(R1၊R2)
VT=Vs*R2/(R2+R1)
print(“RT= %3f”%RT)
print(“VT= %3f”%VT)

နောက်ထပ်ဥပမာ:

ဥပမာအား 1

ဒီနေရာမှာသီဗင်းနင်းညီမျှခြင်းကတွက်ချက်မှုကိုလွယ်ကူစေပုံကိုသင်တွေ့နိုင်တယ်။

ယင်း၏ခုခံလျှင်ဝန် resistor R ကိုလက်ရှိ Find:

1) 0 အုမ်း။ 2) 1.8 အုမ်း။ 3 ။ ) 3.8 အုမ်း 4 ။ ) 2.8.ohm

ပထမ ဦး ဆုံးThéveninနှင့်ပတ်သတ်သော R ၏ဆိပ်ကမ်းများနှင့်သက်ဆိုင်သော်လည်း R မပါဘဲရှာပါ။

ယခုငါတို့ကကွဲပြားခြားနားသောဝန်များအတွက်လက်ရှိတွက်ချက်ရန်လွယ်ကူသည်အရာတွေနဲ့ရိုးရှင်းတဲ့ဆားကစ်ရှိသည်:


On-line ကိုခွဲခြမ်းစိတ်ဖြာသို့မဟုတ် Windows အောက်မှာ Save ဖို့ဒီ link ကို click နှိပ်ပြီးမှအထက်တိုက်နယ်ကိုအသာပုတ် / ကိုကလစ်နှိပ်ပါ

တစ်ဦးထက်ပိုအရင်းအမြစ်တွေနဲ့ဥပမာတစ်ခု:

ဥပမာအား 2

Théveninညီမျှမှုကိုရှာပါ။


On-line ကိုခွဲခြမ်းစိတ်ဖြာသို့မဟုတ် Windows အောက်မှာ Save ဖို့ဒီ link ကို click နှိပ်ပြီးမှအထက်တိုက်နယ်ကိုအသာပုတ် / ကိုကလစ်နှိပ်ပါ

TINA ၏ DC analysis မှဖြေရှင်းချက်

အထက်ပါရှုပ်ထွေး circuit ကို, ထို့နောက်အောက်ပါရိုးရှင်းစီးရီးဆားကစ်များဖြင့်အစားထိုးနိုင်ပါသည်။

{TINA's Interpreter မှဖြေရှင်းချက်}
{Kirchhoff ၏ ဥပဒေများကို အသုံးပြုခြင်း}
Sys Vt
Vt/R+(Vt-Vs2)/R3+(Vt-Vs1)/R1-Is=0
အဆုံး;
Vt=[187.5]
Rt:=Replus(R၊replus(R1၊R3));
Rt=[5]
#Python မှဖြေရှင်းချက်။
numpy ကို np အဖြစ်တင်သွင်းပါ
#ပထမဦးစွာ lambda ကိုအသုံးပြု၍ replus ကိုသတ်မှတ်ပါ။
Replus= lambda R1၊ R2 : R1*R2/(R1+R2)
#ကျွန်တော်တို့မှာ ညီမျှခြင်းတစ်ခုရှိတယ်။
#ငါတို့ဖြေရှင်းချင်တာက
#Vt/R+(Vt-Vs2)/R3+(Vt-Vs1)/R1-Is=0
#Matrix ကိုရေးပါ။
ကိန်းဂဏန်းများ၏ #
A= np.array([[(1/R)+(1/R3)+(1/R1)]])

#Matrix ကိုရေးပါ။
#ကိန်းသေများ၏
b= np.array([[(Vs2/R3)+(Vs1/R1)+Is]])

Vt=np.linalg.solve(A၊b)[0]
print(“Vt lin= %3f”%Vt)
#တနည်းအားဖြင့် အလွယ်တကူ ဖြေရှင်းနိုင်ပါတယ်။
Vt အတွက် အမည်မသိကိန်းရှင်တစ်ခုနှင့် ညီမျှခြင်း-
Vt=(Vs2/(R3/R+R3/R1+1))+(Vs1/(R1/R+R1/R3+1))+(Is/(1/R+1/R3+1/R1))
print(“Vt alt= %3f”%Vt)
Rt=Replus(R၊Replus(R1၊R3))
print(“Rt= %3f”%Rt)


    X
    မှလှိုက်လှဲစွာကြိုဆိုပါသည် DesignSoft
    လက်ျာထုတ်ကုန်ကိုရှာဖွေရန်သို့မဟုတ်လိုအပ်သောပံ့ပိုးမှုလိုအပ်လျှင်မည်သည့်အကူအညီလိုအပ်ပါကချက်တင်စကားပြောခွင့်ပြုပါ။
    wpChatIcon